RISC-V定制计算领域的Codasip®宣布:公司现在可为其定制RISC-V处理器内核提供Tessent™ Enhanced Trace Encoder增强型追踪编码器解决方案,该方案是西门子EDA的Tessent Embedded Analytics嵌入式分析产品线的成员产品。通过这一联合解决方案,开发人员可以有效地追踪和调试芯片和软件之间的问题,并能准确了解基于Codasip RISC-V processor™处理器的复杂定制设计的实时行为。
Codasip的RISC-V处理器完全可定制,并可完全适应应用的独texu求。系统设计人员可以使用Codasip Studio™工具链找到佳软件和硬件的权衡点,并实现优功能和PPA(功率、性能、面积)。把针对处理器设计的可定制化处理器IP和工具组合在一起,使实现定制计算的自动化方法成为可能。为了使这种定制化服务对软件开发人员可用,Codasip确保所有的工具都支持定制,包括编译器和调试器。现在还包括追踪解决方案。
在SoC中加入追踪功能可以大大加快曾经非常耗时的软件调试任务,从而减少项目启动时间和软件开发的成本。Codasip之所以选择与西门子EDA合作开发其Trace Encoder编码器,是因为两家公司都坚信在整个产品设计流程中都能有效地实现产品质量。这种对质量的关注使创新成为可能,即使在复杂的异构和定制设计中,也能帮助客户显著提高生产效率。
Tessent Enhanced Trace Encoder增强型追踪编码器基于由调试和追踪工作组(Debug and Trace Working Group)制定的RISC-V标准,该工作组由西门子的代表领导,西门子向RISC-V国际社区捐赠了Trace算法。然而,西门子的解决方案远远超出了RISC-V标准,提供了一个更高效的工具,在复杂系统的开发中提供显著的生产率效益,并且还支持自定义指令。它对系统进行详细的检查,以找到错误及其根本原因。它是周期jingque的,这意味着开发人员可以深入了解每一条指令。
Codasip战略和生态系统副总裁Mike Eftimakis评论道:“Codasip对自己的处理器IP提出了很高的质量标准。为了确保其成果可支持出色的系统,我们需要一个超越RISC-V标准的追踪解决方案。Tessent Enhanced Trace Encoder增强型追踪编码器专为我们客户正在开发的复杂型和定制化系统进行了优化。”
“Tessent Embedded Analytics嵌入式分析工具可实现全系统实时调试和部署后的分析,从而帮助SoC提供商专注于产出高质量的、创新的产品等关键任务,并将其快速推向市场,”Siemens EDA Tessent部门副总裁兼总经理Ankur Gupta说道。“Codasip在帮助客户满足这些要求方面享有卓越的声誉,我们很高兴能够与其成为合作伙伴关系。”
Codasip将直接向客户提供Tessent Enhanced Trace Encoder增强型追踪编码器解决方案,以简化合同的复杂性。
- 施耐德电气EMS+:以AI解锁汽车行业能源管理新范式 2024-11-22
- 中控技术半年新签海外合同超3亿增109% 17.4亿设4家境外子公司完善全球化布局 2024-11-22
- Credo推出用于光收发器/AOC的四通道跨阻放大器 2024-11-22
- PCIM Asia 2023圆满落幕,京瓷高质量电力电子产品为行业发展赋能 2024-11-22
- 2023西门子中国零碳先锋媒体行正式启动 2024-11-22
- 开学有礼|专属教育行业的福利,让热像仪开拓学生的视野! 2024-11-22
- 协作机器人公司Franka Emika申请破产 2024-11-22
- 十个重点行业稳增长举措陆续出台 合力稳住工业运行 2024-11-22
- 36氪:2023年中国制造业数字化转型研究报告 2024-11-22
- 聚焦八大热点,显示触控核心企业及大咖集结,2023年深圳国际全触与显示展,你来不来? 2024-11-22